## Министерство науки и высшего образования Российской Федерации Федеральное государственное автономное образовательное учреждение высшего образования

«Национальный исследовательский университет ИТМО»

Факультет Программной Инженерии и Компьютерной Техники

## Лабораторная работа №2 Дисциплина «Функциональная схемотехника» Разработка и верификация цифровых последовательностных схем

Вариант: Буфер LRU

Выполнили: Кузнецов Д. А. Баянов Р. Д.

Группа Р3334

Преподаватели: Кустарев Павел Валерьевич Васильев Сергей Михайлович

## Цели работы:

Разработать цифровой сложно-функциональный блок, который обрабатывает и хранит данные в соответствии с требованиями, указанными в варианте задания. Разработка включает в себя следующие этапы:

- 1. Определение и согласование интерфейсов;
- 2. Выбор алгоритма и согласование микроархитектуры;
- 3. Описание устройства средствами HDL;
- 4. Функциональная верификация;
- 5. Прототипирование разработанного блока на FPGA.

### Задание:

### **Вариант.** Буфер LRU.

Это память особого вида, в которой значения вытесняются согласно политике "Least Recently Used". У памяти должно быть два порта для записи данных и один порт для чтения. Количество ячеек в памяти должно быть равно 8. При записи элементов в переполненный буфер некоторые элементы должны быть вытеснены согласно указанной ранее политике и новый элемент должен быть беспрепятственно размещён в буфере. При чтении элемент из буфера не вытесняется, но вы должны регистрировать обращение к элементу. Именно на основе данных, запрашиваемых на чтение, вы и должны формировать кандидата на вытеснение.

Объем буфера: 8 ячеек.

Формат данных: 8-битное беззнаковое целое число.

Протокол: Ready-Valid.

Особенность: Обработка ситуации одновременной записи двух чисел.

### 1. Согласованный с преподавателем интерфейс:

Тактовый сигнал (**clk**): подается от тактового генератора платы. Частота работы —  $100 \text{ M}\Gamma$ ц.

Сброс (reset): Сброс всей очереди в начальное состояние.

Добавление элемента (in\_valid): Активный сигнал записи данных.

Чтение элемента (out\_ready): Активный сигнал чтения данных.

Индекс доступа при чтении (access\_index): Индекс, значение которого мы хотим получить.

Входные данные (**in\_data**): Данные, которые необходимо записать. Выходные данные (**out\_data**): Массив, куда будут записаны выходные данные.

### 2. Выбор алгоритма и согласование микроархитектуры

Алгоритм работы

Структура буфера: Кеш представлен в виде обычного массива. При этом реализована матрица приоритетов, для корректного вытеснения. Объем кеша — 8 элементов.

Логика чтения и записи: Запись производится либо по порядку, либо на позицию наиболее давно используемого элемента. Приоритет вставленного элемента обновляется.

При чтении данные извлекаются из позиции, которую указал пользователь, при этом обновляется приоритет элемента, к которому было обращение.



Диаграмма микроархитектур

## 3. Описание устройства средствами HDL.

#### Debouncer.v

```
1. timescale 1ns / 1ps
3. module Debouncer
     \#(parameter\ WAIT\_CLOCKS = 100\_000)
5.
6.
       input clk_i,
       input btn_i,
7.
8.
       output reg btn_o
10.
11.
     reg [$clog2(WAIT_CLOCKS)-1:0] cnt;
12.
     always @(posedge clk_i) begin
13.
14.
       if (btn_i) begin
15.
          if (cnt == WAIT_CLOCKS) begin
            btn_o <= 1;
16.
17.
          end else begin
18.
            cnt \le cnt + 1;
19.
          end
20.
        end else begin
21.
          cnt \le 0;
22.
          btn_o <= 0;
23.
        end
24.
    end
25. endmodule
26.
```

#### FreqDivider.v

```
1. timescale 1ns / 1ps
3. module FreqDivider(
    input wire clk_in,
5.
    input wire reset,
6.
    output reg clk_out
7.);
    reg toggle;
8.
9.
10.
     always @(posedge clk_in or posedge reset) begin
11.
        if (reset) begin
12.
          toggle <= 1 b0;
13.
          clk_out <= 1'b0;
        end else begin
14.
15.
          toggle <= ~toggle;
16.
          clk_out <= toggle;
17.
18. end
19. endmodule
20.
```

#### LRU\_Buffer.v

```
1. timescale 1ns / 1ps
3. module LRU_Buffer #(
   parameter CACHE_SIZE = 8,
    parameter DATA_SIZE = 8,
5.
6.
    parameter MAX\_SIZE = 2000
7.)(
8. input wire clk,
9.
    input wire reset,
10.
11.
    input wire in_valid, // источник готов отдать данные
     input wire [DATA_SIZE - 1:0] in_data,
12.
     output reg in_ready, // мы готовы принять данные с источника
```

```
14.
15.
      output reg [DATA_SIZE - 1:0] out_data,
      input wire out_ready, // получатель готов принять данные
16.
      output reg out_valid, // мы готовы отдать данные
17.
18.
     input [$clog2(CACHE_SIZE)-1:0] access_index
19.
20.);
21.
22.
      reg [DATA_SIZE - 1:0] cache_data [0:CACHE_SIZE - 1];
23.
      reg [CACHE_SIZE-1:0] access_matrix [0:CACHE_SIZE-1];
24.
25.
      integer i;
26.
      integer j;
27.
28.
      reg [3:0] zeroes_count [7:0];
29.
      reg [3:0] max_zeroes;
30.
31.
     reg [$clog2(CACHE_SIZE)-1:0] replace_index;
32.
33.
     always @(posedge clk or posedge reset) begin
34.
        if (reset) begin
35.
           out_valid = 0; // мы не готовы отдать данные
36.
           in_ready = 1'b0; // мы не готовы принять данные с источника
37.
38.
           zeroes\_count[0] = 4'b0;
39.
           zeroes\_count[1] = 4'b0;
40.
           zeroes\_count[2] = 4'b0;
41.
           zeroes\_count[3] = 4'b0;
           zeroes\_count[4] = 4'b0;
42.
43.
           zeroes\_count[5] = 4'b0;
44.
           zeroes\_count[6] = 4'b0;
45.
           zeroes\_count[7] = 4'b0;
46.
47.
           cache_data[0] = 8'b0;
48
           cache_data[1] = 8'b0;
49.
           cache_data[2] = 8'b0;
50
           cache_data[3] = 8'b0;
51.
           cache_data[4] = 8'b0;
52.
           cache_data[5] = 8'b0;
53.
           cache_data[6] = 8'b0;
54.
           cache\_data[7] = 8'b0;
55.
56.
           access_matrix[0] = 8'b0;
57.
           access_matrix[1] = 8b0;
58.
           access_matrix[2] = 8'b0;
59.
           access_matrix[3] = 8b0;
           access_matrix[4] = 8'b0;
60.
61.
           access_matrix[5] = 8b0;
62.
           access_matrix[6] = 8'b0;
63.
           access_matrix[7] = 8'b0;
64.
65.
           max\_zeroes = 4'b0;
66.
           replace_index = 3'b0;
67.
68.
           in_ready = 1'b1; // мы готовы принять данные с источника
69.
70.
        end else begin
71.
72.
           if (in_valid && in_ready) begin
73.
74.
             // Ищем наименее приоритетный элемент
75.
             replace_index = 3'b0;
76.
             max\_zeroes = 4'b0;
77
78.
             for (i = 0; i < 8; i = i + 1) begin
79.
               zeroes\_count[i] =
80.
                  (access_matrix[i][0] == 0) +
81.
                  (access_matrix[i][1] == 0) +
82.
                  (access_matrix[i][2] == 0) +
83.
                  (access_matrix[i][3] == 0) +
84.
                  (access_matrix[i][4] == 0) +
85.
                  (access_matrix[i][5] == 0) +
86.
                  (access_matrix[i][6] == 0) +
87.
                  (access_matrix[i][7] == 0);
```

```
88.
89.
90.
              for (i = 0; i < 8; i = i + 1) begin
91.
                if (zeroes_count[i] > max_zeroes) begin
92.
                   max_zeroes = zeroes_count[i];
93
                   replace_index = i;
94.
                end
95.
              end
96.
97.
              // Обновляем приоритет
98.
              for (i = 0; i < 8; i = i + 1) begin
99.
                access_matrix[replace_index][i] <= 1'b1;</pre>
100.
                access_matrix[i][replace_index] <= 1'b0;
101.
              end
102.
              access_matrix[replace_index][replace_index] <= 1'b0;</pre>
103.
104.
              // Обновляем данные в кэше
105.
              cache_data[replace_index] <= in_data;
106.
              in_ready <= 1'b0; // Мы не готовы принять данные с источника
107.
108.
            end
109.
            if (!in_valid) begin
110.
              in_ready <= 1'b1; // мы готовы принять данные с источника
111.
112.
            if (out_ready) begin
113.
114.
              out_data <= cache_data[access_index];
115.
116.
              // обновляем приоритет
              for (i = 0; i < 8; i = i + 1) begin
117.
118.
                access_matrix[access_index][i] <= 1'b1;</pre>
119.
                access_matrix[i][access_index] <= 1'b0;</pre>
120.
              end
121.
              access_matrix[access_index][access_index] <= 1'b0;
122.
123.
              out_valid <= 1'b1;
124
            end else begin
125.
              out valid <= 0; // если источник считал прошлые данные, мы не готовы отдавать новые
126.
            end
127.
         end
128.
       end
129.
130. endmodule
131.
```

#### SevenSegment.v

```
1. module SevenSegment(
2.
    input clk,
3.
4.
     input wire [7:0] input_number,
                                     // 0 - output, 1 - input
5.
     input wire io_mode,
     input wire [2:0] out_mode_selected_idx,
6.
7.
     input wire input_mode_nums_amount, // 0 - one number, 1 - two numbers input
8.
9.
     output reg [7:0] AN,
     output reg CA,
10.
11.
     output reg CB,
12.
     output reg CC,
13.
     output reg CD,
14.
     output reg CE,
15.
     output reg CF,
16.
     output reg CG,
     output reg DP
17.
18.);
19.
20.
     reg [7:0]display_out;
21.
     reg [31:0] counter;
22.
23.
     always @* begin
24.
        {CA, CB, CC, CD, CE, CF, CG, DP} = display_out;
```

```
25.
     end
26.
27.
     always @(posedge clk) begin
28.
        counter <= counter + 1;</pre>
29.
        if(counter <= 40000) begin
                                                    AN = 8'b111111110;
30.
           case (input_number[3:0])
31.
             4'b0000: display_out = 8'b00000011;
             4'b0001: display_out = 8'b10011111; //one
32.
33.
             4'b0010: display_out = 8'b00100101; //two
34.
             4'b0011: display_out = 8'b00001101; //three
35.
             4'b0100: display_out = 8'b10011001; //four
             4'b0101: display_out = 8'b01001001; //five
36.
37.
             4'b0110: display_out = 8'b01000001; //six
38.
             4'b0111: display_out = 8'b00011111; //seven
39.
             4'b1000: display_out = 8'b00000001; //eight
             4'b1001: display_out = 8'b00001001; //nine
40.
41.
             4'b1010: display_out = 8'b00010001; //A
42.
             4'b1011: display_out = 8'b11000001; //b
             4'b1100: display_out = 8'b01100011; //C
43.
             4'b1101: display_out = 8'b10000101; //d
44.
             4'b1110: display_out = 8'b01100001; //E
45.
46.
             4'b1111: display_out = 8'b01110001; //F
47.
           endcase
        end if(counter > 40000 && counter <= 80000) begin
48.
                                                               AN = 8'b111111101;
49
           case (input_number[7:4])
50.
             4'b0000:
                            display_out = 8'b00000011;
             4'b0001:
                            display_out = 8'b10011111; //one
51.
52.
             4'b0010:
                            display out = 8'b00100101; //two
53.
             4'b0011:
                            display_out = 8'b00001101; //three
                            display_out = 8'b10011001; //four
54.
             4'b0100:
55.
                            display_out = 8'b01001001; //five
             4'b0101:
56.
             4'b0110:
                            display_out = 8'b01000001; //six
             4'b0111:
                            display_out = 8'b00011111; //seven
57
             4'b1000:
                            display_out = 8'b00000001; //eight
58.
                            display_out = 8'b00001001; //nine
59
             4'b1001:
60.
             4'b1010:
                            display_out = 8'b00010001; //A
                            display_out = 8'b11000001; //b
             4'b1011.
61
62.
             4'b1100:
                            display_out = 8'b01100011; //C
                            display_out = 8'b10000101; //d
63.
             4'b1101:
64.
             4'b1110:
                            display_out = 8'b01100001; //E
65.
             4'b1111:
                            display_out = 8'b01110001; //F
66.
          endcase
67.
        end
68.
        if(counter > 80000 && counter <= 120000) begin
                                                              AN = 8'b11111011;
69.
           display\_out = 8'b00000011;
70.
71.
        if(counter > 120000 && counter <= 160000) begin
                                                               AN = 8'b11110111:
72.
           display_out = 8'b00000011;
73.
        if(counter > 160000 && counter <= 200000) begin
                                                               AN = 8'b111011111;
74.
75.
           if (io_mode) begin
76.
             case (input_mode_nums_amount)
77.
               1'b0:
                           display_out = 8'b10011111; //one
78.
               1'h1.
                           display_out = 8'b00100101; //two
79.
             endcase
80.
           end
81.
          else begin
             case (out_mode_selected_idx)
82.
               3'b000:
                              display_out = 8'b00000011;
83.
84.
               3'b001:
                              display_out = 8'b10011111; //one
85.
               3'b010:
                              display_out = 8'b00100101; //two
                              display_out = 8'b00001101; //three
86.
               3'b011:
87.
               3'b100:
                              display_out = 8'b10011001; //four
               3'b101:
88
                              display_out = 8'b01001001; //five
89.
               3'b110:
                              display_out = 8'b01000001; //six
90.
               3'b111:
                              display_out = 8'b00011111; //seven
91.
             endcase
92.
          end
93.
94.
                                                               AN = 8'b110111111:
        if(counter > 200000 && counter <= 240000) begin
95.
           if (io_mode == 1) begin
             display_out = 8'b00110000; // p
96.
97.
98.
           if (io\_mode == 0) begin
```

```
99.
             display_out = 8'b11100000; // t
100.
            end
101.
         end
         if(counter > 240000 && counter <= 280000) begin
102.
                                                                 AN = 8'b101111111;
            if (io_mode == 1) begin
103.
              display\_out = 8'b11010101; // n
104.
105.
106.
            if (io_mode == 0) begin
107.
              display_out = 8'b11000111; // u
108.
            end
109.
         if(counter > 280000 && counter <= 320000) begin
                                                                 AN = 8'b011111111;
110.
111.
            if (io_mode == 1) begin
              display\_out = 8'b100111111; // I
112.
113.
114.
            if (io_mode == 0) begin
              display_out = 8'b00000011; // O
115.
116.
            end
117.
         end
118.
         if (counter > 320000) begin
119.
            counter \leq 0;
120.
         end
121.
      end
122. endmodule
123.
```

#### ModuleWrapper.v

```
1. timescale 1ns / 1ps
3. module Module_Wrapper (
     input wire CLK100MHZ,
     input wire CPU_RESETN,
5.
6.
7.
     input wire BTND, // change mode (Input, Output)
8.
     input wire BTNR, // increase number (Input mode - one or two numbers input, Output mode - out index)
9.
     input wire BTNC, // Input / Output
10.
11.
     input wire [15:0] SW,
12.
13.
     output wire CA,
14.
     output wire CB,
15.
     output wire CC,
16.
     output wire CD,
17.
     output wire CE,
18.
     output wire CF,
19.
     output wire CG,
20.
     output wire DP,
     output wire [7:0] AN
21.
22.);
23.
24.
     wire clk = CLK100MHZ;
25.
     wire reset = \simCPU_RESETN;
26.
27.
     wire clk_div;
28.
29.
     FreqDivider freq_div (
30.
        .clk_in(clk),
31.
        .reset(reset),
32.
        .clk_out(clk_div)
33.
34.
35.
     wire BTND_debounced;
     wire BTNR_debounced;
36.
37.
     wire BTNC_debounced;
38.
     wire RESET_debounced;
39.
40.
     Debouncer BTND_deb (.clk_i(clk_div), .btn_i(BTND), .btn_o(BTND_debounced));
41.
     Debouncer BTNR_deb (.clk_i(clk_div), .btn_i(BTNR), .btn_o(BTNR_debounced));
42.
     Debouncer\ BTNC\_deb\ (.clk\_i(clk\_div),\ .btn\_i(BTNC),\ .btn\_o(BTNC\_debounced));
43.
     Debouncer RESET_deb (.clk_i(clk_div), .btn_i(reset), .btn_o(RESET_debounced));
44.
```

```
45.
      reg io_mode; // 1 - input, 0 - output
      wire [7:0] first_number = SW[7:0];
46.
47.
      wire [7:0] second_number = SW[15:8];
48.
49.
      reg out_ready; // мы готовы принять данные
50.
      reg in_valid; // мы готовы отдать данные
51.
52.
      wire out_valid; // подмодуль готов отдать данные
53.
      wire in_ready; // подмодуль готов принять данные
54.
55.
      wire [$clog2(8)-1:0] access_index;
56.
57.
      wire [7:0] buffer_out_data;
58.
      reg [7:0] buffer_in_data;
59.
      // Seven Segment bus
60.
61.
      reg [2:0] out_mode_selected_idx;
62.
63.
      reg input_mode_nums_amount;
                                       // 0 - one number, 1 - two numbers input
64.
      reg first_number_written;
65.
66.
      LRU_Buffer buffer (
67.
         .clk(clk_div),
         .reset(RESET_debounced),
68.
69.
         .in_valid(in_valid),
70.
         .in_data(buffer_in_data),
71.
         .in_ready(in_ready),
72.
         .out_data(buffer_out_data),
73.
         .out_ready(out_ready),
74.
         .out_valid(out_valid),
75.
         .access_index(out_mode_selected_idx)
76.
     );
77.
      SevenSegment s_segment (
78.
79
         .clk(clk_div),
80.
         .input_number(buffer_out_data),
81
                                                  // 1 - input, 0 - output
         .io_mode(io_mode),
82.
         .out_mode_selected_idx(out_mode_selected_idx),
83.
         .input_mode_nums_amount(input_mode_nums_amount), // 0 - one number, 1 - two numbers input
84.
         .AN(AN),
         .CA(CA),
85.
86.
         .CB(CB),
         .CC(CC),
87.
88.
         .CD(CD),
89.
         .CE(CE),
90.
         .CF(CF),
91.
         .CG(CG).
92.
         .DP(DP)
93.
94.
95.
     reg [31:0] block_cnt;
                              // Счётчик блокировки (например, на 1 секунду)
96.
      reg btn_locked;
                             // Флаг блокировки всех кнопок
97.
98.
      always @(posedge clk_div or posedge RESET_debounced) begin
99.
        if (RESET_debounced) begin
100.
           in_valid \le 0;
           out ready \leq 0;
101.
           io_mode <= 1'b1;
102.
103.
           first_number_written <= 0;
104.
           input_mode_nums_amount <= 0;
105.
           out_mode_selected_idx <= 0;
106.
           buffer_in_data <= 0;
107.
           block_cnt <= 0;
108
           btn\_locked \le 0;
109.
         end else begin
110.
           // Если кнопки заблокированы, увеличиваем счётчик
111.
           if (btn_locked) begin
              if (block_cnt == 10\_000\_000) begin // 1 секунда при 50 \text{ MHz}
112.
113.
                btn locked <= 0; // Разблокируем кнопки после 1 секунды
114.
                block_cnt \le 0;
115.
              end else begin
116.
                block_cnt <= block_cnt + 1;
117.
              end
118.
           end else begin
```

```
119.
              // Если кнопки не заблокированы
120.
              if (BTND_debounced) begin
121.
                io_mode <= ~io_mode;
122.
                out_ready <= 0;
123.
                in_valid \le 0;
124.
              end
125.
126.
              if (BTNR_debounced) begin
127.
                if (!io_mode) begin
                                               // Output
128.
                   if (out_mode_selected_idx == 7) begin
129.
                     out_mode_selected_idx <= 0;
130.
                   end else begin
131.
                     out_mode_selected_idx <= out_mode_selected_idx + 1;
132.
                   end
133.
                end else begin
                                               // Input
                   input\_mode\_nums\_amount <= \bar{-input\_mode\_nums\_amount};
134.
135.
136.
              end
137.
138.
              // Main logic processing
              if (BTNC_debounced) begin
139.
140.
                if (io_mode) begin
                                                            // Input mode
141.
                   if (!in_ready) begin
142.
                     in_valid <= 0;
143.
                   end
144.
                   if (!input_mode_nums_amount) begin // Input one number
145.
                     buffer_in_data <= first_number;</pre>
146.
                     in valid \leq 1;
147.
                   end else begin
                                                          // Input two numbers
148.
                     if (!first_number_written) begin
149.
                        buffer_in_data <= first_number;
150.
                        in_valid <= 1;
151.
                        first_number_written <= 1'b1;
152.
                     end else begin
                        buffer_in_data <= second_number;</pre>
153.
154.
                        in_valid <= 1;
155
                     end
156.
                   end
157.
                end else begin
                                                            // Output mode
158.
                   out_ready <= 1;
159.
                end
160.
161.
162.
              btn_locked <= 1; // Блокируем кнопки после нажатия
              block\_cnt <= 0; // Сбрасываем счётчик блокировки
163.
164.
165.
         end
166.
      end
167.
168. endmodule
169.
```

## 4. Функциональная верификация;

```
1. timescale 1ns / 1ps
3. ifndef SYNTHESIS
4. module Test_Environment();
5.
    parameter CACHE_SIZE = 8;
6.
    parameter\ DATA\_SIZE = 8;
7.
8.
9.
    reg clk;
10. reg reset;
11.
     reg in_valid;
12.
     reg [DATA_SIZE - 1:0] in_data;
13.
     reg out_ready;
```

```
14.
      reg [$clog2(CACHE_SIZE)-1:0] access_index;
15.
16.
      wire in_ready;
      wire [DATA_SIZE - 1:0] out_data;
17.
18.
      wire out_valid;
19.
20.
      LRU_Buffer #(
         .CACHE_SIZE(CACHE_SIZE),
21.
22.
         .DATA_SIZE(DATA_SIZE)
23.
      ) uut (
24.
        .clk(clk),
25.
        .reset(reset),
26.
         .in_valid(in_valid),
        .in_data(in_data),
27.
28.
        .in_ready(in_ready),
29.
        .out_data(out_data),
30.
         .out_ready(out_ready),
31.
        .out_valid(out_valid),
32.
         .access_index(access_index)
33.
     );
34.
35.
      initial begin
36.
        clk = 0;
37.
        forever #5 clk = \simclk; // Переключение через 5 нс
38.
      end
39.
40.
     integer i;
41.
      initial begin
42.
43.
        reset = 1;
44.
        in_valid = 0;
45.
        out_ready = 0;
46.
        access\_index = 0;
47.
        #10;
48.
        reset = 0;
49.
50.
        // Test buffer load sequentially
51.
        $display("Test 1: buffer loading sequentially");
52.
        #10;
53.
54.
        for (i = 1; i \le 8; i = i + 1) begin
55.
           in_data = 8'h0 + i;
           in_valid = 1;
56.
57.
           #10;
58.
           in_valid = 0;
59.
           #10;
60.
61.
62.
        for (i = 0; i < 8; i = i + 1) begin
63.
           access\_index = i;
64.
           out_ready = 1;
65.
           #10;
66.
67.
           if (out_valid && out_data == (8'h0 + i + 1)) begin
68.
              $display("Test 1: buffer[%0d] = %d - passed", i, out_data);
69.
           end else begin
70.
             $display("Test 1: buffer[%0d] = %d - failed!", i, out_data);
71.
           end
72.
           out_ready = 0;
73.
        end
74.
75.
76.
77
        // Test buffer correct displacement
78.
        $display("Test 2: correct displacement");
79.
        #10;
80.
        reset = 1;
        in_valid = 0;
81.
82.
        out_ready = 0;
83.
        access\_index = 0;
84.
        #10;
85.
        reset = 0;
86.
87.
        for (i = 1; i \le 8; i = i + 1) begin
```

```
88.
           in_data = 8'h0 + i;
89.
           in_valid = 1;
90.
           #10;
91.
           in_valid = 0;
92.
           #10;
93.
         end
94.
95.
         #10;
96.
         in_data = 8'd52;
97.
         in_valid = 1;
98.
         #10;
99.
         in_valid = 0;
100.
         #10;
101.
102.
         access\_index = 0;
103.
         out_ready = 1;
104.
          #10;
105.
         if (out_valid && out_data == 8'd52) begin
106.
            $display("Test 2: buffer[%0d] = %d - passed", access_index, out_data);
107.
         end else begin
            $display("Test 2: buffer[%0d] = %d - failed!", access_index, out_data);
108.
109.
110.
111.
         // 3x access to 2'nd element
         for (i = 0; i < 3; i = i + 1) begin
112.
113.
            access\_index = 1;
114.
            out_ready = 1;
115.
            #10;
116.
         end
117.
118.
         // now buffer must replace 3'rd element
119.
         in_data = 8'd62;
120.
         in_valid = 1;
121.
         #10;
         in_valid = 0;
122.
123.
         #10;
124.
125.
         access\_index = 2;
126.
         out_ready = 1;
127.
128.
         if (out_valid && out_data == 8'd62) begin
129.
            $display("Test 2: buffer[%0d] = %d - passed", access_index, out_data);
130.
         end else begin
131.
            $display("Test 2: buffer[%0d] = %d - failed!", access_index, out_data);
132.
         end
133.
         out_ready = 0;
134.
135.
136.
         // Test 3: further displacement test
137.
138.
         $display("Test 3: another displacement test");
139.
         #10;
140.
         reset = 1;
141.
         in_valid = 0;
142.
         out_ready = 0;
143.
         access\_index = 0;
144.
         #10;
145.
         reset = 0;
146.
147.
         for (i = 0; i < 8; i = i + 1) begin
148.
            in_data = 8'h0 + i;
149.
            in_valid = 1;
150.
151.
            in_valid = 0;
152.
            #10;
153.
         end
154.
155.
156.
         access\_index = 0;
157.
         out_ready = 1;
158.
          #10;
159.
         access_index = 1;
160.
         #10;
161.
         access_index = 2;
```

```
162.
          #10;
163.
          access_index = 3;
164.
          #10;
165.
          in_data = 8'd72;
166.
167.
          in_valid = 1;
168.
          #10;
          in_valid = 0;
169.
170.
          #10;
171.
172.
          access\_index = 4;
173.
          out_ready = 1;
174.
          #10;
175.
          if (out_valid && out_data == 8'd72) begin
176.
            $display("Test 3: buffer[%0d] = %d - passed", access_index, out_data);
177.
          end else begin
178.
            $display("Test 3: buffer[%0d] = %d - failed!", access_index, out_data);
179.
          end
180.
          out_ready = 0;
181.
182.
          // 3x access to 5'th element
183.
          for (i = 0; i < 3; i = i + 1) begin
184.
            access\_index = 4;
185.
            out_ready = 1;
186.
            #10;
187.
          end
188.
189.
          in_data = 8'd66;
190.
          in_valid = 1;
191.
          #10;
192.
          in_valid = 0;
193.
          #10;
194.
195.
          access\_index = 5;
196.
          out_ready = 1;
197.
          #10;
198
          if (out_valid && out_data == 8'd66) begin
199.
            $display("Test 3: buffer[%0d] = %d - passed", access_index, out_data);
200.
          end else begin
201.
            $display("Test 3: buffer[%0d] = %d - failed!", access_index, out_data);
202.
          end
203.
          // 4x access to 7'th element
204
205.
          for (i = 0; i < 3; i = i + 1) begin
206.
            access\_index = 6;
207.
            out_ready = 1;
208.
            #10;
209.
          end
210.
211.
          // 4x access to 8'st element
212.
          for (i = 0; i < 3; i = i + 1) begin
213.
            access\_index = 7;
214.
            out_ready = 1;
215.
            #10;
216.
          end
217.
218.
          in data = 8'd222;
219.
          in_valid = 1;
220.
          #10;
221.
          in_valid = 0;
222.
          #10;
223.
224.
          access\_index = 0;
225.
          out_ready = 1;
226.
227.
          if (out_valid && out_data == 8'd222) begin
228.
            $display("Test 3: buffer[%0d] = %d - passed", access_index, out_data);
229.
          end else begin
230.
            $display("Test 3: buffer[%0d] = %d - failed!", access_index, out_data);
231.
          end
232.
233.
          in_data = 8'd233;
234.
          in_valid = 1;
235.
          #10;
```

```
236.
         in_valid = 0;
237.
         #10;
238.
         access_index = 1;
239.
240.
         out_ready = 1;
241.
         #10;
242.
         if (out_valid && out_data == 8'd233) begin
243.
            $display("Test 3: buffer[%0d] = %d - passed", access_index, out_data);
244.
245.
            $display("Test 3: buffer[%0d] = %d - failed!", access_index, out_data);
246.
247.
248.
         $stop;
249.
      end
250. endmodule
251. endif
```

## Код тестирует:

- Заполнение буфера
- Чтение из буфера
- Корректное вытеснение из буфера в случае переполнения

## Результаты симуляции:



### Выводы по работе

Достоинства и недостатки решения

Достоинства: Точный алгоритм вытеснения LRU, который исключает любые помехи и погрешности.

### Недостатки:

Изначальная схема не влезала во временные ограничения, пришлось делить частоту в 2 раза.

### Альтернативные способы решения задачи

- Использование FIFO с обновлением приоритетов была бы очень сложная логика и схема занимала бы бОльшую площадь.
- Использование временных меток переполнение времени. При нормализации из-за проблем представления вещественных чисел в ЭВМ мы не могли бы гарантировать точность работы кеша были бы неверные записи. Но такой метод меньше по площади.

### Преимущества выбранного решения

- Гарантия работоспособности. Мы покрыли все основные режимы работы: запись, чтение, одновременные операции, сброс. Проверены пограничные случаи: вытеснение при переполнении, а также последовательное заполнение при равных приоритетах.
- Решение помещается на плату при синтезе (требование по площади).
- Использованы способы проектирования схем, позволяющие корректно работать при заданной частоте (100 Mhz).
- Обработан дребезг сигналов.
- Блокировка кнопок на заданное время для избежания ложных срабатываний.

# Демонстрация работы платы.









#### Заключение

Почему выбранное решение лучше альтернатив и почему оно было выбрано: Отсутствие перезаписи и простая структура. Данный подход очень важен для встроенных систем. Также наша реализация хранит данные во внутренней памяти, что увеличивает скорость работы алгоритма, и его эффективность.

### Проблемы, возникшие при реализации:

- Сложно было организовать in\_ready, in\_valid, out\_ready и out\_valid. ломался мозг.
- Долго не могли понять в чем проблема выхода за временные рамки другие реализации LRU не помогли, пришлось делить частоту.
- Очень долго не могли разобраться почему плата выдаёт случайные числа в индексах и кнопки работают через оказалось, что одно нажатие без отпускания регистрирует очень много ложных срабатываний, что логично, следовательно ввод и вывод прокручивались много раз подряд, ломая логику. Было принято решение блокировать ввод кнопок после успешного срабатывания на 0.1 секунды.